2011.10.28

前号で、イノテック株式会社殿のご協力のもと、弊社が2011年11月16日(水)から18日(金)の3日間、パシフィコ横浜にて開催されるElectronic Design and Solution Fair 2011 Nov.(EDSFair2011Nov.)に出展させて頂くことをお知らせいたしました。

その際に、イノテック株式会社 辻本殿による下記技術セミナーを予定しております。多数の皆様のご来場を心よりお待ち申し上げます。

テーマ:アナログ回路シミュレーションの高精度化ソリューションⅡ:
実機レベルの回路特性を予測-アナログ回路設計環境の革新

本セミナーでは、新しいアプローチを用いたアナログ回路設計環境によるシミュレーションの高精度化ソリューションを紹介いたします。
アナログ回路設計におけるシミュレーションと実デバイス動作の誤差要因として、SPICEモデルの精度やミスマッチ、寄生素子の影響などがございますが、モーデック社の設計環境によりこれらを回路レベルで解析することが可能となります。
回路設計の段階で、これら誤差要因に対するクリティカルな個所を示し実デバイス動作の予測から回路の仕様を満たすかどうかを判別することでレイアウト設計からの後戻りやリスピンに対する改善が図れます。

<参考リンク> http://www.edsfair.com/